您当前的位置: 首页 > 

FPGA硅农

暂无认证

  • 1浏览

    0关注

    282博文

    0收益

  • 0浏览

    0点赞

    0打赏

    0留言

私信
关注
热门博文

单端口RAM实现FIFO

FPGA硅农 发布时间:2022-06-28 14:19:41 ,浏览量:1

RAM分类

RAM按照端口数目,可以分为

单口RAM

在这里插入图片描述 单端口RAM只有一组数据线和一组地址线,只有一个时钟,读写共用地址线。输出只有一个端口。 所以单端口RAM的读写操作不能同时进行。当wea拉高时,会将数据写入对应的地址,同时douta输出的数据与此时写入的数据是一致的,因此在读的时候需要重新生成对应的读地址给addra,并且disable掉wea。

伪双口RAM

在这里插入图片描述 输入有一组数据线,两组地址线,两个时钟。 所以一个端口只读,另一个端口只写,但写入和读取的时钟可以不同,且位宽比可以不是1:1。即允许写A的同时读B,且速率可以不同。

真双口RAM

在这里插入图片描述 输入有两组地址线和两组数据线,两个时钟。 输出有两个分别的数据线。 所以双口RAM两个端口都分别带有读写端口,可以在没有干扰的情况下进行读写,彼此互不干扰。

关注
打赏
1658642721
查看更多评论
立即登录/注册

微信扫码登录

0.0464s