连接原理
- 主存储器通过数据总线、地址总线和控制总线与CPU连接。
- 数据总线的位数与工作频率的乘积正比于数据传输率。
- 地址主线的位数决定了可寻址的最大内存空间。
- 控制总线(读/写)指出总线周期的类型和本次输入/输出操作完成的时刻。
- 位扩展法
- 定义:CPU的数据线与存储芯片的数据位数不相等时,进行位扩展使其与CPU的数据线数相等。
- 连接方式:
- 将多个存储芯片的地址端、片选端和读写控制端相应并联。
- 数据线分别引出。
- 采用位扩展时,各芯片连接地址线的方式相同,连接数据线的方式不同,片选信号号要连接到所有芯片。
- 字扩展法
- 定义:增加存储器中字的数量,而位数不变。
- 连接方式:
- 芯片的地址线、数据线、读写控制线相应并联。
- 由片选信号来区分各芯片的地址范围,即在同一个时间只能有一个芯片被选中。
- 采用字扩展时,各芯片的地址线 数据线的连接方式相同,但在同一时刻只需选中部分芯片,所以通过片选信号或采用译码器设计连接到相应的芯片。
- 字位同时扩展
- 定义:既增加存储字的数量,又增加存储字长。
- 连接方式:位扩展和字扩展的结合。
- 采用字位同时扩展时,各芯片连接地址线的方式相同,但连接数据线的方式不同,而且需要通过片选信号或采用译码器连